留言板

尊敬的读者、作者、审稿人, 关于本刊的投稿、审稿、编辑和出版的任何问题, 您可以本页添加留言。我们将尽快给您答复。谢谢您的支持!

姓名
邮箱
手机号码
标题
留言内容
验证码

卫星数传分系统通用地检测试中频接收机设计

高翔 姚秀娟 闫毅 范亚楠 王春梅

高翔, 姚秀娟, 闫毅, 范亚楠, 王春梅. 卫星数传分系统通用地检测试中频接收机设计[J]. 空间科学学报, 2018, 38(1): 109-117. doi: 10.11728/cjss2018.01.109
引用本文: 高翔, 姚秀娟, 闫毅, 范亚楠, 王春梅. 卫星数传分系统通用地检测试中频接收机设计[J]. 空间科学学报, 2018, 38(1): 109-117. doi: 10.11728/cjss2018.01.109
GAO Xiang, YAO Xiujuan, YAN Yi, FAN Yanan, WANG Chunmei. Design of general ground integrated test intermediate frequency receiver for satellite transmission system (in Chinese)[J]. Chinese Journal of Space Science, 2018, 38(1): 109-117. doi: 10.11728/cjss2018.01.109
Citation: GAO Xiang, YAO Xiujuan, YAN Yi, FAN Yanan, WANG Chunmei. Design of general ground integrated test intermediate frequency receiver for satellite transmission system (in Chinese)[J]. Chinese Journal of Space Science, 2018, 38(1): 109-117. doi: 10.11728/cjss2018.01.109

卫星数传分系统通用地检测试中频接收机设计

doi: 10.11728/cjss2018.01.109
详细信息
    作者简介:

    高翔,E-mail:gaoxiang@nssc.ac.cn

  • 中图分类号: V443

Design of general ground integrated test intermediate frequency receiver for satellite transmission system (in Chinese)

  • 摘要: 为满足卫星数传分系统测试任务需求,提出一种通用性、灵活性强的地检测试中频接收机设计方案.采用软件无线电设计思想,设计基于PXIe总线的模块化平台,通过FPGA进行硬件实现,符合CCSDS标准.经过工程实践,所提出的地检测试中频接收机方案已应用于工程型号,并成功执行各阶段测试工作.

     

  • [1] XU Xin, ZHOU Zhou, LI Nan, et al. The design and realization of PXIe bus DMA base on FPGA[J]. Microprocessors, 2010, 31(4):10-13 (徐欣, 周舟, 李楠, 等. 基于FPGA的PXIe总线DMA 设计与实现[J]. 微处理器, 2010, 31(4):10-13)
    [2] MEI Wenhua, WANG Shubo, QIU Yonghong, et al. Frequency Hopping Communications[M]. Beijing: National Defend Industry Press, 2005 (梅文华, 王淑波, 邱永红, 等. 跳频通信[M]. 北京: 国防工业出版社, 2005)
    [3] JI Zhongmei, YANG Hongsheng, WANG Daming, et al. Technology and Application of Synchronization in Communication[M]. Beijing: Tsinghua University Press, 2008 (季仲梅, 杨洪生, 王大鸣, 等. 通信中的同步技术及应用[M]. 北京: 清华大学出版社, 2008)
    [4] JIANG Yubo, YOU Siqing, et al. Theory and Application of SDR[M]. Beijing: China Machine Press, 2007 (姜宇柏, 游思晴, 等.软件无线电原理与工程应用[M]. 北京: 机械工业出版社, 2007)
    [5] ZHANG Xin. Algorithm and VLSI Realization of Digital Baseband Signal Processing for Spread Spectrum Communication[M]. Beijing: Science Press, 2004 (张欣. 扩频通信数字基带信号处理算法及其VLSI实现[M]. 北京: 科学出版社, 2004)
    [6] CHEN Shiwei. Theory and Application of PLL[M]. Beijing: Arms Industry Press, 1990 (陈世伟.锁相环路原理及应用[M]. 北京: 兵器工业出版社, 1990)
    [7] Recommended Standard CCSDS 401.0-B. Radio Frequency and Modulation Systems[S]. Washington, DC: CCSDS, 2009
    [8] SIMON M K. Optimization of the performance of a digital-data-transition tracking loop[J]. IEEE Trans. Commun. Technol., 1970, 18(5):686-689
    [9] SIMON M K. Nonlinear analysis of an absolute value type of an early-late gate bit synchronizer[J].IEEE Trans. Commun. Technol., 1970, 18(5):589-596
    [10] GARDNERF M. A BPSK/QPSK timing-error detector for sampled receivers[J]. IEEE Trans. Commun., 1986, 34(5):423-429
    [11] GARDNER F M. Interpolation in digital modems. I. Fundamentals[J]. IEEE Trans. Commun., 1993, 41(3):501-507
    [12] ERUP L, GARDNER FM, HARRIS RA. Interpolation in digital modems. Ⅱ. Implementation and performance[J]. IEEE Trans. Commun., 1993, 41(6):998-1008
    [13] Recommended Standard CCSDS 131.0-B-2.TM Synchronization and Channel Coding[S]. Washington, DC: CCSDS, 2011
    [14] ITU. Radio Regulations Articles[S]. International Telecommunication Union, 2012
  • 加载中
计量
  • 文章访问数:  854
  • HTML全文浏览量:  19
  • PDF下载量:  748
  • 被引次数: 0
出版历程
  • 收稿日期:  2017-03-08
  • 修回日期:  2017-08-23
  • 刊出日期:  2018-01-15

目录

    /

    返回文章
    返回